AMD и JEDEC работают над внедрением нового стандарта памяти DDR5. На презентации было продемонстрировано решение, обеспечивающее удвоение скорости передачи данных с помощью модулей DDR5 с буферизацией. Идея состоит в том, чтобы использовать два модуля DDR5, работающих со скоростью 4400 МБ/с, и иметь одновременный доступ к обоим рангам, чтобы удвоить скорость передачи данных.
Этот процесс осуществляется с помощью модулей DIMM со специальным блоком данных/мультиплексором для преобразования 2 модулей DDR в один QDR со скоростью 8800 МБ/с.
Но новое решение следующего поколения — MRDIMM, использующий модули DIMM с многоранговой буферизацией и поддержкой памяти, совместимой с DDR5.
Потребность в использовании DDR6 DRAM для модулей MRDIMM пока не ясна из-за высокой стоимости, однако планируется использовать модули MRDIMM DDR5 первого поколения с рейтингом до 8800 МБ/с, как показано на дорожной карте DRAM Scaling после модулей DIMM DDR5-6400 JEDEC и их партнерами.
Слухи гласят, что второе поколение данного решения будет работать на скорости 12 800 МБ/с, а третье поколение, запланированное на 2030 год, предложит ещё более высокую скорость — до 17 600 МБ/с. По официальному стандарту JEDEC, пиковая скорость передачи данных DDR5 составляет около 8400 МБ/с, и хотя Intel уже продемонстрировала свои процессоры Granite Rapids Xeon, работающие на сверхбыстрой памяти DDR5-8000 MCR RDIMM, данные модули появятся только в 2024 году.
AMD обязалась соблюдать стандарт JEDEC MRDIMM и, скорее всего, использовать экстремально быстрые решения DRAM в будущих процессорах EPYC. Сокет AMD SP5 для процессоров EPYC уже поддерживает скорости до DDR5-6400, что говорит о возможном использовании этой технологии в будущих чипах.